Altera提高StratixII标准提速20%、节能45%
美国Altera日前宣布,将提高采用90nm半导体技术制造的大规模FPGA—“Stratix II”的处理性能和省电能力等标准。此次新发表的规格将嵌入式DSP模块、内存以及高速LVDS信号等的工作频率分别比此前规格提高了20%。此外,待机时的耗电也比现有规格减小了大约45%。例如,“EP2S15”型号的芯片在待机时的耗电量仅为0.18W(+25℃条件下)。
据Altera介绍,Stratix II是业界速度最快、规模最大的FPGA产品。与同类产品相比,工作频率平均高出大约20%,逻辑块的数量也要多出约82%。通过此次调整生产规格,进一步提高了DSP模块、内存以及输出入信号的工作频率。具体而言,改进了Altera准备的集成开发环境“Quartus II”,用户可以在如下的工作频率下利用各种功能模块:此前350MHz的DSP模块工作频率提高至420MHz,此前350MHz的内存(M-RAM)工作频率提高至400MHz。此前800Mbit/秒的LVDS接口的传输速度在新规格中提高至1.04Gbit/秒。此外,现已确认外置的“RLDRAM II”可在超过440MHz的时钟频率下工作。
Altera还想办法减少了FPGA运行时的耗电量。工作时的耗电量很大程度上取决于电路设计,因此,可正确进行耗电预测的工具就变得必不可少。通过使用Quartus II中的耗电量分析工具“PowerPlay”,用户就可通过建立正确的温度效应模式等,对整个芯片进行高精度的耗电分析。
FPGA知名厂商目前正围绕大规模FPGA的节能开发展开激烈竞争。不久前,美国赛灵思公布了“Virtex-4”的耗电量评测结果,展示了高出同类产品的实力。此次的发表从某种意义上讲,也是Altera采取的对抗竞争对手的措施之一。